四層FPC,剛?cè)峤Y(jié)合板

價格面議2022-07-22 00:02:49
  • 深圳市賽孚電路科技有限公司
  • 電路板
  • 高頻板廠商,電路板加急廠家,盲埋孔線路板廠商,擴展塢轉(zhuǎn)接板廠商
  • 陳生
  • 18938919530(廣東深圳)
  • 免費咨詢

線上溝通

與商家溝通核實商家資質(zhì)

線下服務(wù)

核實商家身份所有交流確保留有證據(jù)

服務(wù)售后

有保障期的服務(wù)請與商家確定保障實效

詳情

基材 層數(shù) 多面
絕緣層厚度 常規(guī)板 絕緣材料 有機樹脂
絕緣樹脂 環(huán)氧樹脂(EP) 阻燃特性 VO板

四層FPC,剛?cè)峤Y(jié)合板

軟硬結(jié)合板的漲縮問題:
漲縮產(chǎn)生的根源由材料的特性所決定,要解決軟硬結(jié)合板漲縮的問題,必須先對撓性板的材料聚酰亞胺(Polyimide)做個介紹:

(1)聚酰亞胺具有優(yōu)良的散熱性能,可承受無鉛焊接高溫處理時的熱沖擊;

(2)對于需要更強調(diào)訊號完整性的小型裝置,大部份設(shè)備制造商都趨向于使用撓性電路;

(3)聚酰亞胺具有較高的玻璃轉(zhuǎn)移溫度與高熔點的特性,一般情況下要在350 ℃以上進行加工;

(4)在有機溶解方面,聚酰亞胺不溶解于一般的有機溶劑。
撓性板材料的漲縮主要跟基體材料PI和膠有關(guān)系,也就是與PI的亞胺化有很大關(guān)系,亞胺化程度越高,漲縮的可控性就越強。

按照正常的生產(chǎn)規(guī)律,撓性板在開料后,在圖形線路形成,以及軟硬結(jié)合壓合的過程中均會產(chǎn)生不同程度的漲縮,在圖形線路蝕刻后,線路的密集程度與走向,會導致整個板面應(yīng)力重新取向,最終導致板面出現(xiàn)一般規(guī)律性的漲縮變化;在軟硬結(jié)合壓合的過程中,由于表面覆蓋膜與基體材料PI的漲縮系數(shù)不一致,也會在一定范圍內(nèi)產(chǎn)生一定程度的漲縮。

從本質(zhì)原因上說,任何材料的漲縮都是受溫度的影響所導致的,在PCB冗長的制作過程中,材料經(jīng)過諸多 熱濕制程后,漲縮值都會有不同程度的細微變化,但就長期的實際生產(chǎn)經(jīng)驗來看,變化還是有規(guī)律的。


如何控制與改善?


從嚴格意義上說,每一卷材料的內(nèi)應(yīng)力都是不同的,每一批生產(chǎn)板的過程控制也不會是完全相同的,因此,材料漲縮系數(shù)的把握是建立在大量的實驗基礎(chǔ)之上的,過程管控與數(shù)據(jù)統(tǒng)計分析就顯得尤為重要了。具體到實際操作中,撓性板的漲縮是分階段的:

首先是從開料到烘烤板,此階段漲縮主要是受溫度影響所引起的:

要保證烘烤板所引起的漲縮穩(wěn)定,首先要過程控制的一致性,在材料統(tǒng)一的前提下,每次烘烤板升溫與降 溫的操作必須一致化,不可因為一味的追求效率,而將烤完的板放在空氣中進行散熱。只有這樣,才能最大程度的消除材料的內(nèi)部應(yīng)力引起的漲縮。

第二個階段發(fā)生在圖形轉(zhuǎn)移的過程中,此階段的漲縮主要是受材料內(nèi)部應(yīng)力取向改變所引起的。

要保證線路轉(zhuǎn)移過程的漲縮穩(wěn)定,所有烘烤好的板就不能進行磨板操作,直接通過化學清洗線進行表面前處理,壓膜后表面須平整,曝光前后板面靜置時間須充分,在完成線路轉(zhuǎn)移以后,由于應(yīng)力取向的改變,撓性板都會呈現(xiàn)出不同程度的卷曲與收縮,因此線路菲林補償?shù)目刂脐P(guān)系到軟硬結(jié)合精度的控制,同時,撓性板的漲縮值范圍的確定,是生產(chǎn)其配套剛性板的數(shù)據(jù)依據(jù)。

第三個階段的漲縮發(fā)生在軟硬板壓合的過程中,此階段的漲縮主要壓合參數(shù)和材料特性所決定。

此階段的漲縮影響因素包含壓合的升溫速率,壓力參數(shù)設(shè)置以及芯板的殘銅率和厚度幾個方面??偟膩碚f,殘銅率越小,漲縮值越大;芯板越薄,漲縮值越大。但是,從大到小,是一個逐漸變化的過程,因此,菲林補償就顯得尤為重要。另外,由于撓性板和剛性板材料本質(zhì)的不同,其補償是需要額外考慮的一個因素。


高速PCB設(shè)計指南之一
第一篇 PCB布線

在PCB設(shè)計中,布線是完成產(chǎn)品設(shè)計的重要步驟,可以說前面的準備工作都是為它而做的,在整個PCB中,以布線的設(shè)計過程限定最高,技巧最細、工作量最大。PCB布線有單面布線、雙面布線及多層布線。布線的方式也有兩種:自動布線及交互式布線,在自動布線之前,可以用交互式預(yù)先對要求比較嚴格的線進行布線,輸入端與輸出端的邊線應(yīng)避免相鄰平行,以免產(chǎn)生反射干擾。必要時應(yīng)加地線隔離,兩相鄰層的布線要互相垂直,平行容易產(chǎn)生寄生耦合。
自動布線的布通率,依賴于良好的布局,布線規(guī)則可以預(yù)先設(shè)定,包括走線的彎曲次數(shù)、導通孔的數(shù)目、步進的數(shù)目等。一般先進行探索式布線,快速地把短線連通,然后進行迷宮式布線,先把要布的連線進行全局的布線路徑優(yōu)化,它可以根據(jù)需要斷開已布的線。并試著重新再布線,以改進總體效果。
對目前高密度的PCB設(shè)計已感覺到貫通孔不太適應(yīng)了,它浪費了許多寶貴的布線通道,為解決這一矛盾,出現(xiàn)了盲孔和埋孔技術(shù),它不僅完成了導通孔的作用,還省出許多布線通道使布線過程完成得更加方便,更加流暢,更為完善,PCB 板的設(shè)計過程是一個復雜而又簡單的過程,要想很好地掌握它,還需廣大電子工程設(shè)計人員去自已體會,才能得到其中的真諦。
1 電源、地線的處理
既使在整個PCB板中的布線完成得都很好,但由于電源、地線的考慮不周到而引起的干擾,會使產(chǎn)品的性能下降,有時甚至影響到產(chǎn)品的成功率。所以對電、地線的布線要認真對待,把電、地線所產(chǎn)生的噪音干擾降到最低限度,以保證產(chǎn)品的質(zhì)量。
對每個從事電子產(chǎn)品設(shè)計的工程人員來說都明白地線與電源線之間噪音所產(chǎn)生的原因,現(xiàn)只對降低式抑制噪音作以表述:
(1)、眾所周知的是在電源、地線之間加上去耦電容。
(2)、盡量加寬電源、地線寬度,最好是地線比電源線寬,它們的關(guān)系是:地線>電源線>信號線,通常信號線寬為:0.2~0.3mm,最細寬度可達0.05~0.07mm,電源線為1.2~2.5mm
對數(shù)字電路的PCB可用寬的地導線組成一個回路, 即構(gòu)成一個地網(wǎng)來使用(模擬電路的地不能這樣使用)
(3)、用大面積銅層作地線用,在印制板上把沒被用上的地方都與地相連接作為地線用?;蚴亲龀啥鄬影?,電源,地線各占用一層。


2 數(shù)字電路與模擬電路的共地處理
現(xiàn)在有許多PCB不再是單一功能電路(數(shù)字或模擬電路),而是由數(shù)字電路和模擬電路混合構(gòu)成的。因此在布線時就需要考慮它們之間互相干擾問題,特別是地線上的噪音干擾。
數(shù)字電路的頻率高,模擬電路的敏感度強,對信號線來說,高頻的信號線盡可能遠離敏感的模擬電路器件,對地線來說,整人PCB對外界只有一個結(jié)點,所以必須在PCB內(nèi)部進行處理數(shù)、模共地的問題,而在板內(nèi)部數(shù)字地和模擬地實際上是分開的它們之間互不相連,只是在PCB與外界連接的接口處(如插頭等)。數(shù)字地與模擬地有一點短接,請注意,只有一個連接點。也有在PCB上不共地的,這由系統(tǒng)設(shè)計來決定。
3 信號線布在電(地)層上
在多層印制板布線時,由于在信號線層沒有布完的線剩下已經(jīng)不多,再多加層數(shù)就會造成浪費也會給生產(chǎn)增加一定的工作量,成本也相應(yīng)增加了,為解決這個矛盾,可以考慮在電(地)層上進行布線。首先應(yīng)考慮用電源層,其次才是地層。因為最好是保留地層的完整性。


4 大面積導體中連接腿的處理
在大面積的接地(電)中,常用元器件的腿與其連接,對連接腿的處理需要進行綜合的考慮,就電氣性能而言,元件腿的焊盤與銅面滿接為好,但對元件的焊接裝配就存在一些不良隱患如:①焊接需要大功率加熱器。②容易造成虛焊點。所以兼顧電氣性能與工藝需要,做成十字花焊盤,稱之為熱隔離(heat shield)俗稱熱焊盤(Thermal),這樣,可使在焊接時因截面過分散熱而產(chǎn)生虛焊點的可能性大大減少。多層板的接電(地)層腿的處理相同。

5 布線中網(wǎng)絡(luò)系統(tǒng)的作用
在許多CAD系統(tǒng)中,布線是依據(jù)網(wǎng)絡(luò)系統(tǒng)決定的。網(wǎng)格過密,通路雖然有所增加,但步進太小,圖場的數(shù)據(jù)量過大,這必然對設(shè)備的存貯空間有更高的要求,同時也對象計算機類電子產(chǎn)品的運算速度有極大的影響。而有些通路是無效的,如被元件腿的焊盤占用的或被安裝孔、定位孔所占用的等。網(wǎng)格過疏,通路太少對布通率的影響極大。所以要有一個疏密合理的網(wǎng)格系統(tǒng)來支持布線的進行。
標準元器件兩腿之間的距離為0.1英寸(2.54mm),所以網(wǎng)格系統(tǒng)的基礎(chǔ)一般就定為0.1英寸(2.54mm)或小于0.1英寸的整倍數(shù),如:0.05英寸、0.025英寸、0.02英寸等。

6 設(shè)計規(guī)則檢查(DRC)
布線設(shè)計完成后,需認真檢查布線設(shè)計是否符合設(shè)計者所制定的規(guī)則,同時也需確認所制定的規(guī)則是否符合印制板生產(chǎn)工藝的需求,一般檢查有如下幾個方面:

(1)、線與線,線與元件焊盤,線與貫通孔,元件焊盤與貫通孔,貫通孔與貫通孔之間的距離是否合理,是否滿足生產(chǎn)要求。
(2)、電源線和地線的寬度是否合適,電源與地線之間是否緊耦合(低的波阻抗)?在PCB中是否還有能讓地線加寬的地方。
(3)、對于關(guān)鍵的信號線是否采取了最佳措施,如長度最短,加保護線,輸入線及輸出線被明顯地分開。
(4)、模擬電路和數(shù)字電路部分,是否有各自獨立的地線。
(5)后加在PCB中的圖形(如圖標、注標)是否會造成信號短路。
(6)對一些不理想的線形進行修改。
(7)、在PCB上是否加有工藝線?阻焊是否符合生產(chǎn)工藝的要求,阻焊尺寸是否合適,字符標志是否壓在器件焊盤上,以免影響電裝質(zhì)量。
(8)、多層板中的電源地層的外框邊緣是否縮小,如電源地層的銅箔露出板外容易造成短路。

高速PCB設(shè)計指南之二
第二篇 PCB布局

在設(shè)計中,布局是一個重要的環(huán)節(jié)。布局結(jié)果的好壞將直接影響布線的效果,因此可以這樣認為,合理的布局是PCB設(shè)計成功的第一步。
布局的方式分兩種,一種是交互式布局,另一種是自動布局,一般是在自動布局的基礎(chǔ)上用交互式布局進行調(diào)整,在布局時還可根據(jù)走線的情況對門電路進行再分配,將兩個門電路進行交換,使其成為便于布線的最佳布局。在布局完成后,還可對設(shè)計文件及有關(guān)信息進行返回標注于原理圖,使得PCB板中的有關(guān)信息與原理圖相一致,以便在今后的建檔、更改設(shè)計能同步起來, 同時對模擬的有關(guān)信息進行更新,使得能對電路的電氣性能及功能進行板級驗證。

--考慮整體美觀
一個產(chǎn)品的成功與否,一是要注重內(nèi)在質(zhì)量,二是兼顧整體的美觀,兩者都較完美才能認為該產(chǎn)品是成功的。
在一個PCB板上,元件的布局要求要均衡,疏密有序,不能頭重腳輕或一頭沉。

--布局的檢查印制板尺寸是否與加工圖紙尺寸相符?能否符合PCB制造工藝要求?有無定位標記?
元件在二維、三維空間上有無沖突?
元件布局是否疏密有序,排列整齊?是否全部布完?
需經(jīng)常更換的元件能否方便的更換?插件板插入設(shè)備是否方便?
熱敏元件與發(fā)熱元件之間是否有適當?shù)木嚯x?
調(diào)整可調(diào)元件是否方便?
在需要散熱的地方,裝了散熱器沒有?空氣流是否通暢?
信號流程是否順暢且互連最短?
插頭、插座等與機械設(shè)計是否矛盾?
線路的干擾問題是否有所考慮?

陶瓷PCB電路板有什么優(yōu)勢呢?
1.為什么要選擇陶瓷電路板?
陶瓷基板,由于散熱性能、載流能力、絕緣性、熱膨脹系數(shù)等,都要大大優(yōu)于普通的玻璃纖維PCB板材,從而被廣泛應(yīng)用于大功率電力電子模塊、航空航天、軍工電子等產(chǎn)品上。
普通PCB通常是由銅箔和基板粘合而成,而基板材質(zhì)大多數(shù)為玻璃纖維(FR-4),酚醛樹脂(FR-3)等材質(zhì),粘合劑通常是酚醛、環(huán)氧等。在PCB加工過程中由于熱應(yīng)力、化學因素、生產(chǎn)工藝不當?shù)仍?,或者是在設(shè)計過程中由于兩面鋪銅不對稱,很容易導致PCB板發(fā)生不同程度的翹曲。

與普通的PCB使用粘合劑把銅箔和基板粘合在一起的,陶瓷PCB是在高溫環(huán)境下,通過鍵合的方式把銅箔和陶瓷基片拼合在一起的,結(jié)合力強,銅箔不會脫落,可靠性高,在溫度高、濕度大的環(huán)境下性能穩(wěn)定。

2.陶瓷基板的材質(zhì)有哪些?

氮化鋁(AlN)

氮化鋁陶瓷是以氮化鋁粉體為主晶相的陶瓷。相比于氧化鋁陶瓷基板,絕緣電阻、絕緣耐壓更高,介電常數(shù)更低。其熱導率是Al2O3的7~10倍,熱膨脹系數(shù)(CTE)與硅片近似匹配,這對于大功率半導體芯片至關(guān)重要。在生產(chǎn)工藝上,AlN熱導率受到殘留氧雜質(zhì)含量的影響很大,降低含氧量,可明顯提高熱導率。目前工藝生產(chǎn)水平的熱導率達到170W/(m·K)以上已不成問題。

氧化鋁(Al2O3)

氧化鋁是陶瓷基板中最常用的基板材料,因為在機械、熱、電性能上相對于大多數(shù)其他氧化物陶瓷,強度及化學穩(wěn)定性高,且原料來源豐富,適用于各種各樣的技術(shù)制造以及不同的形狀。按含氧化鋁(Al2O3)的百分數(shù)不同可分為:75瓷、96瓷、99.5瓷。氧化鋁含有量不同,其電學性質(zhì)幾乎不受影響,但是其機械性能及熱導率變化很大。純度低的基板中玻璃相較多,表面粗糙度大。純度越高的基板,越光潔、致密、介質(zhì)損耗越低,但是價格也越高。

氧化鈹(BeO)

具有比金屬鋁還高的熱導率,應(yīng)用于需要高熱導的場合,溫度超過300℃后迅速降低,但是由于其毒性限制了自身的發(fā)展。

綜合以上原因,可以知道,氧化鋁陶瓷由于比較優(yōu)越的綜合性能,在微電子、功率電子、混合微電子、功率模塊等領(lǐng)域還是處于主導地位的。

對比了市面上相同尺寸(100mm×100mm×1mm)、不同材料的陶瓷基板價格:96%氧化鋁9.5元,99%氧化鋁18元,氮化鋁150元,氧化鈹650元,可以看出來不同的基板價格差距也比較大。


3.陶瓷PCB的優(yōu)勢與劣勢?

優(yōu)點:
載流量大,100A電流連續(xù)通過1mm0.3mm厚銅體,溫升約17℃;100A電流連續(xù)通過2mm0.3mm厚銅體,溫升僅5℃左右;

更好的散熱性能,低熱膨脹系數(shù),形狀穩(wěn)定,不易變形翹曲。

絕緣性好,耐壓高,保障人身安全和設(shè)備。

結(jié)合力強,采用鍵合技術(shù),銅箔不會脫落。

可靠性高,在溫度高、濕度大的環(huán)境下性能穩(wěn)定

缺點:
易碎,這是最主要的一個缺點,這也就導致只能制作小面積的電路板。

價格貴, 電子產(chǎn)品的要求規(guī)則越來越多,陶瓷電路板還是用在一些比較高端的產(chǎn)品上面,低端的產(chǎn)品根本不會使用到。

高精密度(HDI板)電路板的耐熱性介紹

HDI板的耐熱性能是HDI可靠性能中重要的一個項目,HDI板的板厚變得越來越薄,對其耐熱性能的要求也越來越高。無鉛化進程的推進,也提高了HDI板耐熱性能的要求,而且由于HDI板在層結(jié)構(gòu)等方面不同于普通多層通孔PCB板,因此HDI板的耐熱性能與普通多層通孔PCB板相比有所不同,一階HDI板典型結(jié)構(gòu)。HDI板的耐熱性能缺陷主要是爆板和分層。到目前為止,根據(jù)多種材料以及多款HDI板的耐熱性能測試的經(jīng)驗,發(fā)現(xiàn)HDI板發(fā)生爆板機率最大的區(qū)域是密集埋孔的上方以及大銅面的下方區(qū)域。

耐熱性是指PCB抵抗在焊接過程中產(chǎn)生的熱機械應(yīng)力的能力, PCB在耐熱性能測試中發(fā)生分層的機制一般包括以下幾種:

1) 測試樣品內(nèi)部不同材料在溫度變化時,膨脹和收縮性能不同而在樣品內(nèi)部產(chǎn)生內(nèi)部熱機械應(yīng)力,從而導致裂縫和分層的產(chǎn)生。

2) 測試樣品內(nèi)部的微小缺陷(包括空洞,微裂紋等),是熱機械應(yīng)力集中所在,起到應(yīng)力的放大器的作用。在樣品內(nèi)部應(yīng)力的作用下,更加容易導致裂縫或分層的產(chǎn)生。

3) 測試樣品中揮發(fā)性物質(zhì)(包括有機揮發(fā)成分和水),在高溫和劇烈溫度變化時,急劇膨脹產(chǎn)生巨大的內(nèi)部蒸汽壓力,當膨脹的蒸汽壓力到達測試樣品內(nèi)部的微小缺陷(包括空洞,微裂紋等)時,微小缺陷對應(yīng)的放大器作用就會導致分層。

HDI板容易在密集埋孔的上方發(fā)生分層,這是由于HDI板在埋孔分布區(qū)域特殊的結(jié)構(gòu)所導致的。有無埋孔區(qū)域的應(yīng)力分析如下表1。無埋孔區(qū)域(結(jié)構(gòu)1)在耐熱性能測試受熱膨脹時,在同一平面上各個位置的Z方向的膨脹量都是均勻的,因此不會存在由于結(jié)構(gòu)的差異造成的應(yīng)力集中區(qū)域。當區(qū)域中設(shè)計有埋孔且埋孔鉆在基材面上(結(jié)構(gòu)2)時,在埋孔與埋孔之間的A-A截面上,由于基材沒有收到埋孔在Z方向的約束,因而膨脹量較大,而在埋孔和焊盤所在的B-B截面上,由于基材受到埋孔在Z方向的約束,因而膨脹量較小,這三處膨脹量的差異,在埋孔焊盤與HDI介質(zhì)和塞孔樹脂交界處和附近區(qū)域造成應(yīng)力集中,從而比較容易形成裂縫和分層。

HDI板容易在外層大銅面的下方發(fā)生分層,這是由于在貼裝和焊接時,PCB受熱,揮發(fā)性物質(zhì)(包括有機揮發(fā)成分和水)急劇膨脹,外層大銅面阻擋了揮發(fā)性物質(zhì)(包括有機揮發(fā)成分和水)的及時逸出,因此產(chǎn)生巨大的內(nèi)部蒸汽壓力,當膨脹的蒸汽壓力到達測試樣品內(nèi)部的微小缺陷(包括空洞,微裂紋等)時,微小缺陷對應(yīng)的放大器作用就會導致分層。

超實用的高頻PCB電路設(shè)計70問答 之二
21.在電路板尺寸固定的情況下,如果設(shè)計中需要容納更多的功能,就往往需要提高 PCB 的走線密度,但是這樣有可能導致走線的相互干擾增強,同時走線過細也使阻抗無法降低,請專家介紹在高速(>100MHz)高密度 PCB 設(shè)計中的技巧?

在設(shè)計高速高密度 PCB 時,串擾(crosstalk interference)確實是要特別注意的,因為它對時序(timing)與信號完整性(signal integrity)有很大的影響。以下提供幾個注意的地方:

控制走線特性阻抗的連續(xù)與匹配。

走線間距的大小。一般常看到的間距為兩倍線寬??梢酝高^仿真來知道走線間距對時序及信號完整性的影響,找出可容忍的最小間距。不同芯片信號的結(jié)果可能不同。

選擇適當?shù)亩私臃绞健?br />
避免上下相鄰兩層的走線方向相同,甚至有走線正好上下重疊在一起,因為這種串擾比同層相鄰走線的情形還大。



利用盲埋孔(blind/buried via)來增加走線面積。但是 PCB 板的制作成本會增加。在實際執(zhí)行時確實很難達到完全平行與等長,不過還是要盡量做到。

除此以外,可以預(yù)留差分端接和共模端接,以緩和對時序與信號完整性的影響。

22.電路板 DEBUG 應(yīng)從那幾個方面著手?

就數(shù)字電路而言,首先先依序確定三件事情: 1. 確認所有電源值的大小均達到設(shè)計所需。有些多重電源的系統(tǒng)可能會要求某些電源之間起來的順序與快慢有某種規(guī)范。 2. 確認所有時鐘信號頻率都工作正常且信號邊緣上沒有非單調(diào)(non-monotonic)的問題。3. 確認 reset 信號是否達到規(guī)范要求。 這些都正常的話,芯片應(yīng)該要發(fā)出第一個周期(cycle)的信號。接下來依照系統(tǒng)運作原理與 bus protocol 來 debug。

23、濾波時選用電感,電容值的方法是什么?

電感值的選用除了考慮所想濾掉的噪聲頻率外,還要考慮瞬時電流的反應(yīng)能力。如 果 LC 的輸出端會有機會需要瞬間輸出大電流,則電感值太大會阻礙此大電流流經(jīng)此電感的速度,增加紋波噪聲(ripple noise)。電容值則和所能容忍的紋波噪聲規(guī)范值的大小有關(guān)。紋波噪聲值要求越小,電容值會較大。而電容的ESR/ESL 也會有影響。另外,如果這 LC 是放在開關(guān)式電源(switching regulation power)的輸出端時,還要注意此 LC 所產(chǎn)生的極點零點(pole/zero)對負反饋控制(negative feedback control)回路穩(wěn)定度的影響。

24、模擬電源處的濾波經(jīng)常是用 LC 電路。但是為什么有時 LC 比 RC 濾波效果差?

LC與 RC濾波效果的比較必須考慮所要濾掉的頻帶與電感值的選擇是否恰當。因為電感的感抗(reactance)大小與電感值和頻率有關(guān)。如果電源的噪聲頻率較低,而電感值又不夠大,這時濾波效果可能不如 RC。但是,使用 RC 濾波要付出的代價是電阻本身會耗能,效率較差,且要注意所選電阻能承受的功率。

25、如何盡可能的達到 EMC 要求,又不致造成太大的成本壓力?

PCB 板上會因 EMC 而增加的成本通常是因增加地層數(shù)目以增強屏蔽效應(yīng)及增加了 ferrite bead、choke等抑制高頻諧波器件的緣故。除此之外,通常還是需搭配其它機構(gòu)上的屏蔽結(jié)構(gòu)才能使整個系統(tǒng)通過 EMC的要求。以下僅就 PCB 板的設(shè)計技巧提供幾個降低電路產(chǎn)生的電磁輻射效應(yīng)。

盡可能選用信號斜率(slew rate)較慢的器件,以降低信號所產(chǎn)生的高頻成分。

注意高頻器件擺放的位置,不要太靠近對外的連接器。

注意高速信號的阻抗匹配,走線層及其回流電流路徑(return current path), 以減少高頻的反射與輻射。


在各器件的電源管腳放置足夠與適當?shù)娜ヱ詈想娙菀跃徍碗娫磳雍偷貙由系脑肼暋L貏e注意電容的頻率響應(yīng)與溫度的特性是否符合設(shè)計所需。



對外的連接器附近的地可與地層做適當分割,并將連接器的地就近接到 chassis ground。

可適當運用 ground guard/shunt traces 在一些特別高速的信號旁。但要注意 guard/shunt traces 對走線特性阻抗的影響。

電源層比地層內(nèi)縮 20H,H 為電源層與地層之間的距離。

展開更多
排行8提醒您:
1)為了您的資金安全,請選擇見面交易,任何要求預(yù)付定金、匯款等方式均存在風險,謹防上當受騙!
2)確認收貨前請仔細核驗產(chǎn)品質(zhì)量,避免出現(xiàn)以次充好的情況。
3)該信息由排行8用戶自行發(fā)布,其真實性及合法性由發(fā)布人負責,排行8僅引用以供用戶參考,詳情請閱讀排行8免責條款。查看詳情>
免費留言
  • !請輸入留言內(nèi)容

  • 看不清?點擊更換

    !請輸入您的手機號

    !請輸入驗證碼

    !請輸入手機動態(tài)碼

深圳市賽孚電路科技有限公司
×
發(fā)送即代表同意《隱私協(xié)議》允許更多優(yōu)質(zhì)供應(yīng)商為您服務(wù)